全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > EDA/IC设计 >

高速差分过孔之间的串扰仿真分析

时间:2018-03-20 14:44

人气:

作者:admin

标签: 串扰  PCB 

导读:高速差分过孔之间的串扰仿真分析-本文对高速差分过孔之间的产生串扰的情况提供了实例仿真分析和解决方法。 高速差分过孔间的串扰 对于板厚较厚的PCB来说,板厚有可能达到2.4mm或者...

硬件系统设计中,通常我们关注的串扰主要发生在连接器芯片封装和间距比较近的平行走线之间。但在某些设计中,高速差分过孔之间也会产生较大的串扰,本文对高速差分过孔之间的产生串扰的情况提供了实例仿真分析和解决方法。

高速差分过孔间的串扰

对于板厚较厚的PCB来说,板厚有可能达到2.4mm或者3mm。以3mm的单板为例,此时一个通孔在PCB上Z方向的长度可以达到将近118mil。如果PCB上有0.8mm pitch的BGA的话,BGA器件的扇出过孔间距只有大约31.5mil。

如图1所示,两对相邻差分过孔之间Z方向的并行长度H大于100mil,而两对差分过孔在水平方向的间距S=31.5mil。在过孔之间Z方向的并行距离远大于水平方向的间距时,就要考虑高速信号差分过孔之间的串扰问题。顺便提一下,高速PCB设计的时候应该尽可能最小化过孔stub的长度,以减少对信号的影响。如下图所1示,靠近Bottom层走线这样Stub会比较短。或者可以采用背钻的方式。

高速差分过孔之间的串扰仿真分析

图1:高速差分过孔产生串扰的情况(H>100mil, S=31.5mil )

差分过孔间串扰的仿真分析

下面是对一个板厚为3mm,0.8mm BGA扇出过孔pitch为31.5mil,过孔并行距离H=112mil的设计实例进行的仿真。

如图2所示,我们根据走线将4对差分对定义成8个差分端口

高速差分过孔之间的串扰仿真分析

图2:串扰仿真端口定义

假设差分端口D1—D4是芯片的接收端,我们通过观察D5、D7、D8端口对D2端口的远端串扰来分析相邻通道的串扰情况。由图3所示的结果我们可以看到距离较近的两个通道,通道间的远端串扰可以达到-37dB@5GHz和-32dB@10GHz,需要进一步优化设计来减小串扰。

高速差分过孔之间的串扰仿真分析

图3:差分对间的串扰仿真结果

也许读到这里您会产生疑问:如何判定是差分过孔引起的串扰而不是差分走线引起的串扰呢?

为了说明这个问题,我们将上述的实例分成BGA扇出区域和差分走线两部分分别进行仿真。仿真结果如图4所示:

高速差分过孔之间的串扰仿真分析

图4:BGA扇出区域和差分走线串扰仿真结果

从图4右侧的仿真结果可以看出差分走线间的串扰都在-50dB以下,在10GHz频段下甚至达到了 -60dB以下。而BGA扇出区域的串扰和原来整体仿真的串扰数值比较接近。从图4中的仿真结果我们可以得出在上述实例中差分过孔间的串扰起主要作用。

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信