全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > EDA/IC设计 >

ModelSim功能及使用入门

时间:2011-11-11 09:53

人气:

作者:admin

标签: asic  FPGA  ModelSim 

导读:ModelSim功能及使用入门-ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和...

 

  ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGAASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真,编译仿真速度业界最快,编译的代码与平台无关,便于保护IP核,具有个性化的图形界面和用户接口,为用户加快调试提供强有力的手段。全面支持VHDL和Verilog语言的IEEE 标准,以及IEEE VITAL 1076.4-95 标准,支持C语言功能调用, C的模型,基于SWIFT的SmartModel逻辑模型和硬件模型。

  ModelSim支持RTL仿真,门级仿真,时序仿真:

  

 

  主要特点:

  *采用直接编译结构,编译仿真速度最快;

  *单一内核无缝地进行VHDL和Verilog混合仿真;

  *与机器和版本无关,便于数据移植和库维护;

  *与机器无关的编译代码编于保护和利用IP;

  *简单易用和丰富的图形用户界面,快速全面调试;

  *Tcl/Tk用户可定制仿真器;

  *完全支持VHDL/Verilog国际标准,完全支持Verilog 2001;

  *支持众多的ASIC和FPGA厂家库;

  *集成的Performance Analyzer帮助分析性能瓶颈,加速仿真;

  *灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度。

  *加强的代码覆盖率功能Code Coverage,能报告出Statement 、Branch、Condition、

  * Expression、Toggle、Fsm等多种覆盖率情况,进一步提高了测试的完整性;

  *同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(Wave Compare);

  *先进的Signal Spy功能,可以方便地访问VHDL 或者 VHDL 和Verilog 混合设计中的下层模块的信号,便于设计调试;

  *支持加密IP;

  *集成的 C调试器,支持 用C 语言完成测试平台和模块;支持64位的OS;

 

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信