全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

Xilinx IP GTY调试心得

时间:2023-02-20 11:01

人气:

作者:admin

标签: PCS  GUI  PMA 

导读:TXUSRCLK为用户接口时钟,接的PCS层,TXUSRCLK2接的PMA层,TXUSRCLK对应的GUI界面为user data width,而 TXUSRCLK2 对应的 GUI界面为internal data width。...

本文为调试心得

1.TXUSRCLK为用户接口时钟,接的PCS层,TXUSRCLK2接的PMA层,TXUSRCLK对应的GUI界面为user data width,而 TXUSRCLK2 对应的 GUI界面为internal data width。

ef9e127c-aebd-11ed-bfe3-dac502259ad0.png

2.两者的位宽可以相同,也可以不同,相同时,TXUSRCLK = TXUSRCLK 2,当在使用时,如果IP设置 8B/10B编码,在控制用户接口时,没有什么要特别注意的。而如果IP设置64B/66B编码,那么在TX用户接口,控制tx sequence时时序会不同,需要特别注意,并且根据user data width 的不同,tx sequence 的掩码位置也不同,更具体的信息需要去阅读手册ug578,pg182。

3.8B/10B编码是不需要你进行 bit移位来还原数据的,但64B /66B 编码是需要的。

4.使用8b/10b编码时

efd17446-aebd-11ed-bfe3-dac502259ad0.png

否则

efddf112-aebd-11ed-bfe3-dac502259ad0.png

5.使用的K码一般使用k28.5,即BC

eff512fc-aebd-11ed-bfe3-dac502259ad0.png

6.接下来是最重要的使用问题,通常,我们使用GT IP大多会选 4个lane

f02b5754-aebd-11ed-bfe3-dac502259ad0.png

在IP核GUI界面中,选了x0y0-x3y3 共4个通道,然后GUI界面有tx master channel和 rx maxter channel 这个选项,当使用gt例化一个quad的时要注意master所在的lane在外部硬件上一定要确保连接不可悬空,否则导致其它lane连接不稳定。上板实测发现设置主为x0y0,如果你的x0y0的硬件没接,那么你的x1y1-x3y3会工作不正常,硬件上一定要接x0y0,其他lane才会正常工作。

7.PMA层设置

f06f3816-aebd-11ed-bfe3-dac502259ad0.png

f082c458-aebd-11ed-bfe3-dac502259ad0.png






审核编辑:刘清

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信