全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

一文详解锁相环位同步

时间:2023-03-06 15:37

人气:

作者:admin

标签:   FPGA芯片 

导读:基带数据生成模块生成的原始数据(1.5625Mbps)送至开发板上扩展口的第9脚,经短接线由第10脚送回FPGA芯片;...

1 运行平台

硬件:CRD500数字信号处理板

系统:win7/64;win7/32;win10/64

软件:Quartus/ModelSimSE/Verilog/Matlab

2 主要功能及性能指标

3.2.1主要功能

1)产生基带原始数据

2)位同步信号提取

3.2.2主要性能指标

1) 发送端

系统时钟:50MHz

基带数据码率:1.5625Mbps

数据内容:“11111010”循环码

2) 接收端

系统时钟:50MHz

同步方式:超前-滞后型锁相环位同步

同步精度:1/8 码元宽度

3 程序结构框图说明

4e9d65a6-bbd5-11ed-bfe3-dac502259ad0.png

锁相环位同步电路系统主要由基带数据生成模块(pcm.v)、位同步模块(BitSync.v)组成。

基带数据生成模块生成的原始数据(1.5625Mbps)送至开发板上扩展口的第9脚,经短接线由第10脚送回FPGA芯片;位同步模块从接收到的原始数据中采用锁相环法提取位同步信号,提取出的位同步信号由扩展口的第11脚输出。为真实的验证位同步通信功能,发送端(pcm.v)的时钟由CRD500开发板上的X1晶振驱动,接收端(BitSync.v)的时钟由X2晶振驱动。

位同步电路的结构框图如图2所示。

4ebacbdc-bbd5-11ed-bfe3-dac502259ad0.png

实例采用超前-滞后型锁相环位同步电路实现位同步的提取功能,电路主要由鉴相模块(differpd.v)、双相时钟模块(clktrans.v)、单稳触发器模块(monostable.v)和控制分频模块(controldivfreq.v)组成。





审核编辑:刘清

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信