全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

System Generator for DSP的设计流程

时间:2018-11-22 06:47

人气:

作者:admin

标签: dsp  HDL  赛灵思 

导读:了解将2014.x Ultrascale内存IP级I / O约束迁移到2015.1版本所涉及的过程,其中I / O现在在顶级约束文件中定义。...

Xilinx System Generator™for DSPSimulink的一个插件,使设计人员能够为Xilinx FPGA开发高性能DSP系统。设计人员可以使用MATLABSimulink和Xilinx bit / cycle-true模型库来设计和仿真系统。然后,该工具将自动生成映射到Xilinx预优化算法的可综合硬件描述语言(HDL)代码。然后可以合成此HDL设计,以便在Xilinx FPGA和All Programmable SoC上实现。因此,设计人员可以定义系统级设计的抽象表示,并轻松地将此单个源代码转换为门级表示。此外,它还提供自动生成HDL测试平台,可在实施时进行设计验证。

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信