全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 制造与封装 >

中芯国际和新思科技携手推出参考设计流程4.0

时间:2009-06-29 07:43

人气:

作者:admin

标签: 中芯国际 

导读:中芯国际和新思科技携手推出参考设计流程4.0-中芯国际和新思科技携手推出参考设计流程4.0全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技公司与中国内地最...

中芯国际和新思科技携手推出参考设计流程4.0

全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技公司与中国内地最大的芯片代工企业中芯国际集成电路制造有限公司日前宣布,将携手推出全新的65纳米RTL-to-GDSII参考设计流程4.0(Reference Flow 4.0)。作为新思科技专业化服务部与中芯国际共同开发的成果,该参考流程中增加了 Synopsys Eclypse 低功耗解决方案及IC Compiler Zroute布线技术,为设计人员解决更精细工艺节点中遇到的低功耗和可制造性设计DFM)等问题提供更多的可用资源。这样,客户可迅速获得优化的途径到中芯国际65纳米制程的投片,从而满足苛刻的项目时间要求。

参考设计流程4.0利用了新思科技Eclypse低功耗解决方案的关键组成部分Galaxy?实施平台,从而使设计人员能够在包括RTL综合与测试、物理实现与验收阶段在内的整个设计流程中,实施先进的低功耗技术。此外,整个参考流程中还采用了IC Compiler的Zroute布线技术,该技术使用先进的布线算法对制造规则的影响、时序以及其他设计目标进行评估,因而能支持中芯国际的65纳米布线规则。集成的Zroute 通过为特定芯片的设计制定出设计规划、面积、功率和信号完整性(SI)等目标,使可制造性设计(DFM)的优化技术更加合理。

通过采用经由中芯国际内部开发的 CCS 标准单元库、SRAM、PLL、输入/输出库和低功耗单元库,本参考设计流程得到了验证。验证中采用了分别具备电源闸控(Power Gating)和数据保持能力的多电源电压(multiple -VDD)和多电源模块。该流程的其他关键特性还包括:利用 IC Compiler及可测试性设计技术(DFT) 结合支持可自动生成全速(at-speed)测试的片上时钟控制功能实现的多种参数特性多重模式(Multi-Corner Multi-Mode,MCMM)优化及关键面积分析与压缩。

“中芯国际的65纳米逻辑制程要求一个能够解决时序、漏电和可制造性设计等关键性问题的流程,以减少风险并提高设计结果质量。”中芯国际设计服务中心副总裁欧阳雄表示,“我们通过与新思科技密切合作,再次为我们双方的客户推出全新解决方案,使他们能够同时受益于我们两家公司的领先技术。随着我们即将向研制更先进的工艺节点技术迈进,我们期待能够与新思科技继续保持合作关系。”

“新思科技与我们的半导体代工合作伙伴密切合作,旨在加快客户的设计进入量产的过程,”新思科技营销与战略联盟副总裁Rich Goldman 表示,“我们与中芯国际携手为IC设计团队提供一个切实可行的参考流程,使之利用新思科技的低功耗和DFM优化技术,加快其以实现中芯国际65纳米制程技术为目的的片上系统的设计进程。”

产品获取

中芯国际-新思科技参考流程4.0( SMIC-Synopsys Reference Flow 4.0)目前已投入使用。欲了解更多信息,敬请联系您的中芯国际客户代表或发送邮件至 Design_Services@smics.com。

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信