全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 制造与封装 >

Lattice发布新款混合信号软件设计开发套件,助力

时间:2008-08-27 10:43

人气:

作者:admin

标签: Lattice 

导读:Lattice发布新款混合信号软件设计开发套件,助力汽车电子-Lattice发布新款混合信号软件设计开发套件,助力汽车电子设计开发Lattice Semiconductor近日推出 PAC-设计软件开发套件4.99a版。该开...

Lattice发布新款混合信号软件设计开发套件,助力汽车电子设计开发

Lattice Semiconductor近日推出 PAC-设计软件开发套件4.99a版。该开发套现可支持Lattice的AECQ100认证汽车电源管理II (LA-ispPAC-POWR1014/A)器件的设计开发。PAC-设计开发套件还可支持所有电源管理器件和isp时钟混合信号器件的设计和验证,操作简单、直观。

Lattice 销售副总Stan Kopec表示,现今的汽车设计采用先进的CPUFPGAASIC,可以增多板上电源的数量。通过使用Lattice的PAC设计开发套件,设计人员可以快速地执行和改良用于控制和监控这些不同电源的电源管理算法。采用多个老款器件的较传统设计而言,这种针对具体板的功率管理设计更精确,占电路板的空间更小,成本更低。

PAC设计软件的优点

常见的基于电路板的电源管理功能包括热插拔控制、电压监控、电源排序和reset功能。为了确保电路板的可靠性,所有安装在电路板上的电源必须通过电源管理算法排序和监控。通常,电源管理算法可以在板子调试过程中变更和改良以满足不可预知的器件上电行为(power-up)。传统的解决方案为硬件联机式,如果要做变动的话,需要板上重新布置引脚(re-spin),成本较高。Lattice公司推出的基于Windows的PAC设计开发套件可以在数分钟内完成Power Manager II器件的电源管理算法的变更。

同样,在板子调试期间时钟网络设计也会要进行时序的调节。Lattice ispClock器件支持在系统可编程机制。设计人员通过使用PAC开发设计软件可以精确地改变每个时钟网络的时钟延迟。通常,板上时钟信号信道的不一致会导致延迟,要修正时钟延迟要采用耗时、高成本的板上引脚重置(re-spin)。通过采用PAC设计软件,只需简单地对ispClock器件重新编程即可调整时钟网络延迟 。

这款最新版本的PAC开发软件可从www.latticesemi.com免费下载

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信