全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > EDA/IC设计 >

Cadence和台积电加强合作,共同为16纳米FinFET工艺

时间:2013-04-09 11:00

人气:

作者:admin

标签: Cadence  台积电  finfet 

导读:Cadence和台积电加强合作,共同为16纳米FinFET工艺技术开发设计架构-Cadence设计系统公司(Cadence Design Systems, Inc.)(纳斯达克代码:CDNS)今日宣布与TSMC签订了一项长期合作协议,共同开...

  美国加州圣何塞, 4月8日, 2013 —— Cadence设计系统公司(Cadence Design Systems, Inc.)(纳斯达克代码:CDNS)今日宣布与TSMC签订了一项长期合作协议,共同开发16纳米FinFET技术,以其适用于移动、网络、服务器和FPGA等诸多应用领域。此次合作非常深入,开始于工艺制造的早期阶段,贯穿于设计分析至设计签收,全面有效解决FinFETs设计存在的问题,从而交付能实现超低功耗、超高性能芯片的设计方案。

  在16纳米及以下工艺技术下设计开发系统级芯片设计(SoC),只有FinFET 技术才具备功率、性能和面积上(PPA)的独特优势。与平面FET不同,FinFET采用从衬底上生长出垂直的鳍状结构,并在其周围形成环绕栅极,从而提高晶体管速度同时能有效控制漏电。此次,Cadence与TSMC扩大合作范围,为芯片设计师提供卓越的设计架构以及准确的电气特性和寄生模型,以促进先进FinFET技术在移动及各应有领域的广泛应用。

  “在从分析到签收的过程中,FinFET器件的精确度要求更高,这就是TSMC与Cadence合作完成此项目的原因,”TSMC设计架构营销部高级主管Suk Lee说道。“通过此次合作,设计师将能够更加放心地使用这项新的工艺技术,从而让我们的共同客户实现功率、性能和市场投放时间方面的目标。”

  “若要开发适用于这种复杂、新颖工艺的设计架构,代工厂(Foundries)必须与EDA技术创新者紧密合作,”Cadence芯片实现产品集团(Silicon Realization Group)高级副总裁徐季平说道。“通过与FinFET技术领导者TSMC合作,Cadence将利用独一无二的技术创新和专业知识,为设计师们提供卓越的 FinFET设计能力,将高性能、低功耗产品投放于市场。”

  关于Cadence

  Cadence公司成就全球电子设计技术创新,并在创建当今集成电路电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,以验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣何塞市,在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请浏览公司网站www.cadence.com

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信