全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > EDA/IC设计 >

什么是CoWoS?CoWoS的应用发展

时间:2023-08-12 09:20

人气:

作者:admin

标签: 晶体管  CoWoS 

导读:什么是CoWoS?CoWoS的应用发展-过去数十年来,为了扩增芯片的晶体管数量以推升运算效能,半导体制造技术已从1971 年10,000nm制程进步至2022年3nm 制程,逐渐逼近目前已知的物理极限,但随...

过去数十年来,为了扩增芯片晶体管数量以推升运算效能,半导体制造技术已从1971 年10,000nm制程进步至2022年3nm 制程,逐渐逼近目前已知的物理极限,但随着人工智能AIGC等相关应用高速发展,设备端对于核心芯片的效能需求将越来越高;在制程技术提升可能遭遇瓶颈,但是运算资源需求持续走高的情况下,透过先进封装技术提升芯片之晶体管数量就显得格外重要。

b72881d4-388d-11ee-9e74-dac502259ad0.png

b794ea04-388d-11ee-9e74-dac502259ad0.png

而2.5D 与3D 封装技术则是差别在堆叠方式。2.5D 封装是指将芯片堆叠于中介层之上或透过硅桥连结芯片,以水平堆叠的方式,主要应用于拼接逻辑运算芯片和HBM;3D 封装则是垂直堆叠芯片的技术,主要面向高效能逻辑芯片、SoC 制造。

b7c9c742-388d-11ee-9e74-dac502259ad0.png

▲2.5D和3D封装的差异(图片来源:Ansys)

b862355e-388d-11ee-9e74-dac502259ad0.png






审核编辑:刘清

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信