全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > PCB设计 >

如何画出美而高效的PCB板

时间:2023-08-01 11:36

人气:

作者:admin

标签: 时钟  原理图  PCB板  元器件 

导读:如何画出美而高效的PCB板-应遵照“先大后小,先难后易”的布局原则,即重要的单元电路、核心元器件应当优先布局。...

一、PCB布局

1、应遵照“先大后小,先难后易”的布局原则,即重要的单元电路、核心元器件应当优先布局。

2、布局须参考原理图,并根据原理图信号流向规则来放置元件。

3、元器件的排列要便于后期调试和维修,需调试的元器件周围要有足够的空间。

da320dae-2d56-11ee-815d-dac502259ad0.png

4、发热元件应均匀分布,这样更利于单板和整机的散热,除温度检测元件以外的所有温度敏感器件都应尽可能的远离发热量大的元器件。

5、布局应尽可能满足以下要求:尽可能短的总连接和较短的临界信号线;高压信号与低压弱信号完全分离;将模拟信号与数字信号分开;将高频信号与低频信号分开;高频元器件的间隔要充分。

6、元件布局时,应适当考虑使用同一种电源的器件尽量放在一起。

da54268c-2d56-11ee-815d-dac502259ad0.png

二、布线

关键信号线优先:模拟信号、高速信号、时钟信号和同步信号等关键信号优先布线。

尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。

密度优先原则:从单板上连接关系最为复杂的元件及连接最为密集的区域开始布线。

有阻抗控制要求的网络应尽量按线长线宽要求布线。

走线方式:

1、直角走线:

直角走线在拐角处的铜箔为正常线宽的1.414倍会造成直角折弯处特性阻抗突变,这个对于普通的走线没有太大的影响,但是对高速信号来说,特性阻抗变化则会带来信号反射,使得信号质量变差。同时,拐角处的额外寄生电容也会对信号的传输造成时延影响。此外,直角尖端容易发射或接收电磁波,还会产生EMI 问题。

da78dad6-2d56-11ee-815d-dac502259ad0.png

2、短线和闭环

在设计时应该让布线长度尽量短,以减少由于走线过长带来的干扰问题,特别是一些重要信号线,如时钟线,务必将其振荡器放在离器件很近的地方。其主要目的是调整时滞,满足系统时间序列的设计要求。

防止信号线在不同层间形成自环。在多层板设计中容易发生此类问题,闭环将引起辐射干扰。

da8bfa4e-2d56-11ee-815d-dac502259ad0.png

3、蛇形线

蛇形线是PCB中常用的布线方法。其主要目的是调整时滞,满足系统时间序列的设计要求。蛇形的走线会破坏信号质量,改变传输延迟,布线时应避免。但是,在实际设计中,信号线通常需要这样布线,来减小同组信号之间的时间偏移,往往不得不故意进行绕线。一般平行走线,尽量少打过孔,必须打孔时,应两线一同打孔,以做到阻抗匹配。相同属性的一组总线,应尽量并排走线,做到尽量等长。从贴片焊盘引出的过孔尽量离焊盘远些。

da9daba4-2d56-11ee-815d-dac502259ad0.png

三、铺铜

不管是电源还是信号,它都有一个回流路径,无论电流流到哪里,都是要流回来的,因此在我们的电路当中,任何信号都是以一个闭合回路的形式存在的,我们的电源地指的是电源回路当中电流所走的路径,通常我们的电源流过的电流都比较大,而我们的信号地主要是我们的器件模块信号回流的一个路径,因此我们可以铺铜来减少走线和增在地的面积,实现地的完整性。

dab1be0a-2d56-11ee-815d-dac502259ad0.png

审核编辑:汤梓红

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信