全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > PCB设计 >

教你在PADS中如何检查Stub线

时间:2023-06-27 09:09

人气:

作者:admin

标签: PCB布线  PCB设计  DFM  PADS 

导读:做为一名优秀的 PCB 设计师,他所设计出来的 PCB 应该是无可挑剔,包括前端的 PCB 布线和后端的 DFM(面向制造的设计,Design for manufacturability);...

作为一名优秀的PCB设计师,他所设计出来的PCB应该是无可挑剔,包括前端的PCB布线和后端的DFM(面向制造的设计,Design for manufacturability);因为设计与制造是产品生命周期中最重要的两个环节,并行工程就是在开始设计时就要考虑产品的可制造性和可装配性等因素。

此份简明教程将以图文的形式展示如何帮助您快速和准确地进行 DFM 检查和优化 Stub 线。

一、何谓Stub线

就是俗称的线头或歪线(特别在 Router 中经常出现), 或者说信号没打算经过的路径,如图所示:

ffec296e-1481-11ee-962d-dac502259ad0.png

但是以下两种情况是可以忽略的:

1, 在添加测试点的时候,为保证测试点的间距,不得不多拉一根线出来。

001febaa-1482-11ee-962d-dac502259ad0.png

这种情况,对于 High speed signal 是完全禁止的。因为通过大量的仿真和布线经验,stub 会严重影响高速线的信号质量。

2,对于pressfit component而言的,当板厚在2.1mm以上时,并且信号是在上半部分层面进入pressfit component ′spin的时候,就产生了viastub.

003bce6a-1482-11ee-962d-dac502259ad0.png

比如,一个16层板,信号在Layer3进入pressfit component ′spin,则红色路径为信号经过的路径。蓝色路径就是多出来的Stub。

005cd344-1482-11ee-962d-dac502259ad0.png

此种情况也会影响高速线的信号质量的。

解决方法:

一是将蓝色的线切掉,就是要求 PCB 进行背钻处理。上图背钻从bottom钻到lay4,但这会增加很多成本。

二是信号线尽量往下半部分层面如 press fit component ′s pin。

007bf3dc-1482-11ee-962d-dac502259ad0.png

信号对 stub 的长度也是有限制的,这就需要根据信号的速度而定。可通过仿真或直接咨询信号完整性工程师.

二,Stub 检查

1、执行[Toosl]/[Verify Design],进入设计验证界面.

00971536-1482-11ee-962d-dac502259ad0.png

2、执行[Hign Speed],进入高速设计验证界面.

00ad625a-1482-11ee-962d-dac502259ad0.png

3、勾选[Check Stubs]/[OK]

00f27c50-1482-11ee-962d-dac502259ad0.png

4、执行[Start],进行 Stubs 验证。

013b592a-1482-11ee-962d-dac502259ad0.png

4,此时,在我们的PCB上面,会出现警告标识,我们可根据警告标识进行布线优化.

0179e47e-1482-11ee-962d-dac502259ad0.png





审核编辑:刘清

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信