全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > PCB设计 >

一款射频芯片的layout设计指导案例

时间:2023-05-29 09:20

人气:

作者:admin

标签: 射频芯片 

导读:一款射频芯片的layout设计指导案例-RTL8762C是瑞昱一款超低功耗蓝牙芯片,瑞昱的硬件设计指导书中,关于该芯片的layout设计指导很有普适性的参考指导意义...

RTL8762C是瑞昱一款超低功耗蓝牙芯片,瑞昱的硬件设计指导书中,关于该芯片的layout设计指导很有普适性的参考指导意义,如下为笔者做过一定简化的芯片最小系统原理图——

060fe06c-fdb0-11ed-90ce-dac502259ad0.png

PCB Layout建议分如下几个点——

063dc748-fdb0-11ed-90ce-dac502259ad0.png

元件布局顺序

按如下顺序布置元件,顺序靠前的元件意味着布局时需要尽量靠近 IC

DC/DC 电路元件

VBAT bypass 电容

RF 电路元件

40MHz 晶振

RF VDD bypass 电容

其他 bypass 电容

DC/DC电路元件布局走线

1. HVD/VBAT 的电源输入线尽量粗,建议 20 或者 25mil。

2. DC/DC 的电感及电容放置必须靠近 CHIP 的输入端。

3. DC/DC LX Pin 经过电感和电容形成一个稳定、低噪声的电压源,先经电感再经电容,严格禁止未经过电容就分支出去(如图黄线标示)。考虑 EMI 问题, LX 信号线必须短而粗, Trace 宽度建议 15mil 以上。

4. 电容的接地端尽可能靠近 IC 的 E-PAD,如果空间足够,电容的 GND VIA 可以放三个,让 GNG 的回流比较好。

0662f0cc-fdb0-11ed-90ce-dac502259ad0.png

0677d852-fdb0-11ed-90ce-dac502259ad0.png

电源Bypass电源布局规范

1. Bypass 电容放置必须靠近 Power pin 的输入端,回流无阻隔,正常回流到芯片 GND。

2. Bypass 电容独立过孔接地,且过孔尽量靠近电容 PAD,减小回流路径,如下图标注。

069523c6-fdb0-11ed-90ce-dac502259ad0.png

3. 电源线走线路径必须先经电容再进 Power pin 的输入端, 线宽建议 15mils 以上

06b80238-fdb0-11ed-90ce-dac502259ad0.png

4. 电源的 Bypass 电容摆放必须靠近 IC,走线必须先经过电容,再进入 IC 或输出给其他分支电源

06da7fb6-fdb0-11ed-90ce-dac502259ad0.png

5. 如果同电源 net 有 2 个相邻的 Bypass 电容元件,必须单独和 IC Power Pin 连接,不可以直接连接在一起。

06f38272-fdb0-11ed-90ce-dac502259ad0.png

6. VDIGI 和 VDDIO 的 Bypass 电容尽可能远离 1.2V 电源 Net

07121e6c-fdb0-11ed-90ce-dac502259ad0.png

外部flash布局走线

外部 Flash 需要尽量靠近 IC 放置, 所有信号线尽量走等长线。

0723aaf6-fdb0-11ed-90ce-dac502259ad0.png

RF布局走线规范

1.RF 阻抗计算:RF 线是指 IC RFIO Pin 脚到天线间的连线,这段连线必须小心控制阻抗在 50Ω +/-10%内,可以使用 RF 阻抗计算工具得出符合 50 欧姆阻抗线宽、线距来进行走线。参数包括 RF 信号线到参考层的距离(H)、绿漆厚度(H1)、线宽(W)、线宽误差(W1)、铺铜厚度(T)、铺铜间距(S)、介电常数(Er)

0740d2de-fdb0-11ed-90ce-dac502259ad0.png

2. 为了避免 RF 阻抗的较大变化,建议 RF 线不得小于 8mil  

3. RF 测试点 TP10 放置避免出现岔路,如果测试点放置在 BOTTOM 层,可在路径上加 VIA 连接。

4. RF 匹配元件尽可能靠近 IC RFIO Pin 脚。

0794ba70-fdb0-11ed-90ce-dac502259ad0.png

07added8-fdb0-11ed-90ce-dac502259ad0.png

5. 2层板或者 4 层板设计, BT CHIP(TOP 层)的下层必须是接地层(GND 层)。

6. RF 匹配元件及走线的参考层,禁止有任何信号线穿越(2 层板 PCB 尤其要注意)。

7. 天线区域需要禁空,不应该有铜,天线下方不应该有信号线。

8. 天线参考地尽快回流到芯片地,天线回流路径需要:距离最短、没有阻隔、连接良好。下面两图中右图覆铜被走线分割不完整,左图比较好。

07ca5752-fdb0-11ed-90ce-dac502259ad0.png

9. RF 元件 GND VIA 要尽可能靠近 PAD,一个 GND VIA,且单独下地,不与 TOP 层铜箔相连,铺铜要用覆盖连接

0804fbfa-fdb0-11ed-90ce-dac502259ad0.png

082089c4-fdb0-11ed-90ce-dac502259ad0.png






审核编辑:刘清

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信