全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > PCB设计 >

Buck电路的Layout设计与EMI

时间:2023-04-30 16:04

人气:

作者:admin

标签: 芯片  Vcc  管脚  信号 

导读:VCC电容应就近放置在芯片的VCC管脚和芯片的信号地之间,尽量在一层,没有过孔对于信号地(AGND)和功率地PGND在一个管脚的芯片,同样就近和该管脚连接...

**1. Buck Layout注意事项

**

图片

① 输入电容就近放在芯片的输入Vin和功率地PGND,减少寄生电感的存在,因为输入电流不连续,寄生电感引起的噪声对芯片的耐压以及逻辑单元造成不良影响;

**② 功率回路尽可能的短粗,保持较小的环路面积,较少噪声的发射;

**

③ SW点是噪声源,保证电流的同时保持尽量小的面积,远离敏感的易受干扰的位置;

④ VCC电容应就近放置在芯片的VCC管脚和芯片的信号地之间,尽量在一层,没有过孔对于信号地(AGND)和功率地PGND在一个管脚的芯片,同样就近和该管脚连接;

⑤ FB是芯片最敏感,最容易受干扰的部分,是引起系统不稳定的最常见原因。

图片

  • FB电阻连接到FB管脚尽可能短,减少噪声的耦合
  • 远离噪声源,SW点,电感,二极管
  • FB的下分压电阻通常接信号地AGND。

2. DCDC的噪声来源

a. BUCK电路EMI的主要来源:高频电流环路和电压跳变

图片

b. 环路天线原理:噪声分量和电流大小,环路面积和频率成正比,和距离成反比

图片

3. DCDC的噪声抑制办法

a. 减慢开关速度,主要和上升时间Tr有关;

图片

图片

图片

b. 减小高频环路面积,增加Vin和GND电容可以减少高频环路的电流;

图片

图片

c. 减小开关节点面积,降低容性耦合。

图片

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信