全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > PCB设计 >

高速pcb电路设计中降低信号衰减方法

时间:2021-01-28 11:06

人气:

作者:admin

标签: PCB 

导读:高速电路设计中的信号衰减是让人头疼的一件事,作为电路设计工程师在布线时应该降低信号衰减。本文主要介绍高速电路设计中降低信号衰减方法,希望对你有所帮助。 一、降低电抗...

高速电路设计中的信号衰减是让人头疼的一件事,作为电路设计工程师在布线时应该降低信号衰减。本文主要介绍高速电路设计中降低信号衰减方法,希望对你有所帮助。

一、降低电抗路径

在高速电路设计中,将接地层分为数字部分和模拟部分,但应将这两个部分连接在靠近电源的地方,以便提供一条短的电抗路径。同时,将电路接地通孔栅栏放置在高速电源平面周围会产生良好的抑制效果,因为它会产生两个异相辐射器。

二、保证电源完整性

高速电路设计时加一个高速地,这样防止模拟电路和数字电路对高速电路部分产生干扰和辐射。如果层数允许,将高速电源平面放置在两个接地平面之间,这将使板上的高速电源平面和接地平面分离。

三、确保阻抗一致性

在高速电路设计中,由于高速信号会在较短的走线上产生传输线效应,因此较好使高速走线尽可能短。在电路板上使用阻抗控制,以确保走线在整个电路板上具有一致的阻抗。

四、注意过孔

高速电路设计时,以尽量降低使用过孔数量。因为每个通孔都会给走线增加阻抗,而设计通孔以使其具有与走线匹配的特定阻抗非常困难。应该对任何通孔进行反钻,以防止信号共振,并且应格外小心,以确保差分对上的反钻是对称的。如果必须要在高速走线上使用过孔,选择是并行使用两个过孔以防止阻抗变化。这样有两个好处,1、它降低了走线上的附加阻抗;2、并联的两个通孔的总阻抗降低,从而增加了通孔对信号的低谐振频率。

五、使用表面贴装元件

高速信号设计时,使用表面贴装元件。因为使用通孔组件,则元件引脚上的剩余部分会产生另一个信号反射源,从而引起信号衰减。
编辑:hfy

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信