全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 嵌入式技术 >

基于3-Phase symbol编码技术的C-PHY详解

时间:2021-01-01 10:53

人气:

作者:admin

标签: 编码技术  D-PHY 

导读:由于C-PHY绝大部分特性和D-PHY一样,因此该部分主要通过对比D-PHY进行介绍,同时在某些时候也会对比M-PHY对整个PHY层进行一个全面的对比总结。...

本篇主要介绍物理层WG中的C-PHY。C-PHY基于3-Phase symbol编码技术,通过three-wire trios传输2.28 bits/symbol,其目标速率是2.5Gsymbols/s。C-PHY与D-PHY有许多共同点,C-PHY的绝大部分特性都是从D-PHY改编而来的。C-PHY被设计成能够与D-PHY在同一个IC管脚上共存,从而可以开发出既支持C-PHY又支持D-PHY的双模器件。

由于C-PHY绝大部分特性和D-PHY一样,因此该部分主要通过对比D-PHY进行介绍,同时在某些时候也会对比M-PHY对整个PHY层进行一个全面的对比总结。

MIPI C-PHY 通过带宽受限的通道提供高吞吐量,将显示器和摄像头连接到应用处理器。它为MIPI CSI-2和MIPI DSI-2生态系统提供PHY,使设计人员能够扩展实现支持各种更高分辨率的图像传感器和显示器,同时保持低功耗。同时它还可以应用于许多其他地方,例如汽车摄像头传感系统,防撞雷达,车载信息娱乐系统和仪表盘等。

MIPI C-PHY是一种嵌入式时钟链路,可为链路内的重新分配通道提供极大的灵活性。

C的真正含义是“C-PHYs may be used in channel-limited applications, hence the use of the character “C””。

它还提供高速和低功耗模式之间的低延迟转换。MIPI C-PHY通过在双线通道上脱离传统的差分信号技术并引入大约2.28位/符号的三相符号编码来在三线通道上传输数据符号来实现这一点,其中每个通道包括嵌入式时钟。以3 Gsym / s运行的三个three-wire trios接口上实现了大约24 Gbps的峰值数据速率。MIPI C-PHY可以与MIPI D-PHY在同一设备上引脚共存,因此设计人员可以开发双模设备。

链路的操作和可用数据速率可以是不对称的,这使实现人员能够根据系统需求优化传输速率。支持双向和半双工操作。

1、架构
C-PHY使用 3-Phase symbol encoding技术,每一个符号可以传输2.28bits数据。C-PHY复用了大部分D-PHY的标准,能和D-PHY在同一芯片中共存,但是其数据编码技术和D-PHY有本质的区别,其特性如下:

  • 使用三根线一组传输,而不是之前使用的差分对;
  • 采用5进制传输,效率高于D-PHY的二进制,效率为原来的2.27倍;
  • 没有时钟信号,由于使用了三根线,并且时钟编码到每一个symbol中,而且在每一个symbol boundary都有电压的跳变,时钟恢复也比较简单。

o4YBAF9uFDGAOy5gAAIEgsPblW0983.png


o4YBAF9uFDaADGdpAAR7mEmp31U920.png


pIYBAF9uFDuAZVNyAATQByyRhaU825.png


o4YBAF9uFD6AA7b-AAK-CzEC4l0038.png


o4YBAF9uFD-AVtihAAAcctnn5kg308.png

C-PHY lane is known as a Trio. 1 Sym=2.28 bits

pIYBAF9uFEOAB0kkAALWH1RIGu4182.png

2、3-Phase symbol encoding

o4YBAF9uFEaAehkGAALipBXLYKs159.png


pIYBAF9uFEmABPspAAIiTESyEfc998.png


o4YBAF9uFE2Act__AAQuKiFVQns632.png


pIYBAF9uFFCAZJJqAAJSXoQnX8I847.png


o4YBAF9uFFSAHOOjAALIbMHS09Y604.png


o4YBAF9uFFyASyj9AAjZIIeriXk391.png


pIYBAF9uFF6AU_VbAAEzbnBRAVo553.png


o4YBAF9uFGOAMKHTAAN8yVab3Vc027.png


o4YBAF9uFGaAN2cbAAKTphHKzr4433.png


pIYBAF9uFGiAYA4EAAD37OXq15U109.png


o4YBAF9uFGqAKfr-AAGFZfom9Jw500.png


pIYBAF9uFGyAYDfOAAF5CNUjnaE733.png

3、操作模式及模式转换

C-PHY一共有三种模式:HSMode、LPMode和AlternateLow-Power (ALP) mode,其中HS Mode传输线有六种状态:+x, -x, +y, -y, +z and–z,LPMode传输线有四种状态:LP-000,604 LP-001, LP-100 and LP-111,ALP Mode除了HS Mode的六种状态之外还定义了两种状态ALP-Pausestate (VOD = 0) and ALP-Pause Wake state (VOD = |VOD| Strong),其中ALP-Pause有可以分为ALP-PauseStop and ALP-Pause ULPS两种。

pIYBAF9uFG-AOABOAAG26lqZplQ910.png


pIYBAF9uFHGAcZi9AAH7l9vEnaM210.png


pIYBAF9uFHSAbO3qAAIIsKhshlo620.png


o4YBAF9uFHeAFGXIAAHG0Z6KeJ4066.png

  • 一个典型的HS传输过程的序列为:LP-111→LP-001→LP-000→HS→LP-111;
  • 转向(TurnAround)的序列为:LP-111→LP-100→LP-000→LP-100→LP-000;
  • EscapeMode传输过程的序列为:LP-111→LP-100→LP-000→LP-001→LP-000;

    3.1、High-Speed Data Transmission

    Start-of-Transmission的流程如下表所示:

pIYBAF9uFHiABFYcAADFhYDSCoI317.png

  • End-of-Transmission的流程如下表所示:

pIYBAF9uFHiABFYcAADFhYDSCoI317.png

  • HS Data Transmission Burst的流程如下所示:

o4YBAF9uFH2AepQ4AAH9pSl1lXE540.png


pIYBAF9uFICAIzJ9AAJBGw2Y-Wk701.png


o4YBAF9uFIKAVCs0AAHO9PxaNGc120.png


pIYBAF9uFIWABzA_AAH3o0F27FE436.png

  • 3.2、ALP Mode Transmission Burst

pIYBAF9uFIeAYEBXAAFU9i-ar1I946.png


o4YBAF9uFIuAal2xAAMD1iuZAbg746.png


pIYBAF9uFI2AFJFgAAHDX3-muU4459.png


o4YBAF9uFJKAYxJ5AALWuZAaM7U746.png


o4YBAF9uFJeAeit6AAXKbKUTS-s075.png

  • 3.3、Bi-Directional Lane Turnaround

    Turnaround的流程如下所示:

pIYBAF9uFJqASWRoAAHelhjIhX0585.png


o4YBAF9uFJuADAEOAAC2LWKu3Bw318.png

  • 当通道没有进入TX-LP-Yield之前,如果通道上有STOP状态出现,反转过程可以被打断,当Lan已经进入TX-LP-Yield,通道已经完成了反转,此时再有STOP状态也不能打断turnaround过程。PHY应该保证在TX-TA-Rqst,RX-TA-Rqst, or TX-TA-GO结束之后,程序不会中断。

pIYBAF9uFJ6AHvuXAAFk-5BCRDs028.png


o4YBAF9uFKGAPuWnAAI3eN7etyI467.png

  • 3.4、Escape Mode

pIYBAF9uFKOAeK9eAAHzWZ766vo813.png


pIYBAF9uFKWAMkenAADij820ax0418.png


o4YBAF9uFKiAJb5xAAIvUyFqGt4930.png


o4YBAF9uFKqAH7kgAAFY-Ivqq3w469.png


o4YBAF9uFK6ABdvyAAOwRd8xBgs955.png

  • 4、互连和通道配置

    使用C-PHY物理层互连时,只支持点到点传输,整个通道包括TX、RX、TLIS(Transmission-Line-Interconnect-Structure),其中TX和RX直接包含在两侧芯片中,因此互连主要约束中间的连接部分,包括PCB、走线、过孔、接插件等。

    由于高速差分通道也用于低速单端信号,因此使用松耦合差分传输线。其差分阻抗为100Ω,单端阻抗为50Ω。

    互连的约束通过S参数给出,其中差分线的插入损耗(IL)详见下图所示:

o4YBAF9uFLGARKhaAAGVi_5jfG0934.png


o4YBAF9uFLSAdNqwAALVry2Isbk429.png

  • 其中差分回损(RL)要求为:在整个工作频率范围内Sdd11和Sdd22均小于-12dB。

    共模插损(IL)的要求和差分插损一样,共模回损(RL)要求在2*fh(the highest fundamentalfrequency for data transmission)频率内Scc11和Scc22均小于-12dB。

    差分对用作单端想信号线时,其线间耦合参数通过S参数Scc21和Sdd21(或者Scc12和Sdd12)之间的差值来约束,在10*fLP,MAX(the maximum togglefrequency for low-power mode)频率范围内不能超过-20dB。

    驱动端和接收端的差分回损参数要求如下:

pIYBAF9uFLeAUl9nAAJbnJQT6x0152.png


o4YBAF9uFLqAMpbsAAHsQE7jVT0781.png

  • HS-TX的回损要求从fLP,MAX到fMAX频率范围内不大于-3dB,HS-RX的回损要求如下图所示:

o4YBAF9uFLuAcga6AAEXbXepQFE756.png

  • 5、电气特性

    5.1、驱动端电气特性

pIYBAF9uFL2AGORbAADnAqBSNPQ524.png


o4YBAF9uFL-AMo13AAFYar6AB2M626.png


pIYBAF9uFMOAeh-4AAK7wPk3WgY223.png


pIYBAF9uFMSAM2tyAACkMzBjmJY481.png


pIYBAF9uFMeAc7uXAAGpDApV07k606.png


o4YBAF9uFMqAZ2rjAAMZLwEADtM066.png


o4YBAF9uFM2AU8OYAAJgf52yDFk618.png


pIYBAF9uFM6AcNChAABoGajvXGw148.png


o4YBAF9uFNGAUobtAAHiudl1VV4422.png


pIYBAF9uFNOAaxVRAACyXvNFuAM417.png


o4YBAF9uFNaAePIaAAJfDrmjvJI443.png


o4YBAF9uFNmAZ9p5AAJv9HoOWtg008.png


o4YBAF9uFNuAEWOHAADuzk9OuDg636.png


pIYBAF9uFN6AOshXAAHLrVS-6CY270.png


pIYBAF9uFN-AARdxAABpyfC3lZU260.png


o4YBAF9uFOGAC0fWAADjVBFeqyo368.png


pIYBAF9uFOWAcr0oAANtWMsXhzY165.png

  • 5.2、接收端的电气特性

o4YBAF9uFOeAOmcXAADrSaXOelM215.png


pIYBAF9uFOmAbvQxAAGZ-cGlnaQ745.png


o4YBAF9uFOuAP4T-AADYaNgjDgc126.png


o4YBAF9uFOyAM2pmAADo37_adPk042.png


pIYBAF9uFO6AWhTXAADilyFyQBo638.png


pIYBAF9uFPCABEJFAACNZxhRTrE638.png


o4YBAF9uFPKAJzqYAAGuQm9GwbI600.png


o4YBAF9uFPWABiFjAAJDU-98JNs930.png

  • 以上就是针对C-PHY的硬件架构、三相符号编码、操作模式、模式转换、电气特性等的简单介绍,规范中还对高速信号时序及眼图模板、内置测试电路等进行了详细介绍,涉及到相关内容可参看规范《MIPI C-PHY℠ v1.2, 28-Mar-2017》。其操作模式及模式转换部分和D-PHY非常相似,也可以参考D-PHY相关资料。

    编辑:hfy


温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信