全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > EDA/IC设计 >

ATE如何测试PLL

时间:2023-10-30 11:48

人气:

作者:admin

标签: pll  ATE 

导读:两种方法: 时域和频域测试,如下: •方法1. ATE time measurement unit ( TMU)测试。(时域,需要额外的TMU license,因此常不采用。) 实施步骤:ATE 构造TMU TASK。TMU可以非常高精度地根据...

两种方法: 时域和频域测试,如下:

•方法1. ATE time measurement unit ( TMU)测试。(时域,需要额外的TMU license,因此常不采用。)

图片

实施步骤:ATE 构造TMU TASK。TMU可以非常高精度地根据task设置trigger到上升沿的时刻,因此可以通过两个上升沿的差值计算出频率,支持多次采样,如下图所示:

图片

•方法2. 构造采样向量,离散傅里叶公式计算频谱,频谱的最大和第2大频率转换即为待测信号频率。(频域)

•a)预先构造一条全L的向量,假设叫做PLL_sample.

•b) 运行DFT PLL向量的测试项。运行后, 不复位的情况下DUT此时稳定输出时钟信号。

•c) 运行预先构造好的向量PLL_sample,收集fail cycle,也就是ATE的error
map。获得一串0/1组成的一维序列,如下图(点击可放大):

图片

•d)。对获得一维序列进行汉明窗口卷积后,使用快速离散傅立叶变换获得频谱。通过频谱可以相当高精度的获得输出的频率,通过spec进行分bin。

实际步骤:首先应用DSP_FFT与汉明窗口。然后搜索频谱第一大主频kmax 和第二大频,(kmax-1 或者kmax+1)。如图所示,第1大和第2大频率成为关键参数。

核心为两个公式:

图片

图片

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信