时间:2009-04-18 12:00
人气:
作者:admin
VDD影响DAC的最大输出。VDD电平较低时,可能达不到最大DAC增益设置。调整VDD也会影响线路驱动输出级的最大电压。
负数不使用带符号整数表示。最高位是符号位,低位代表幅度,与符号无关。例如,-3在WLA[3:0]寄存器中表示为1011b (bit 3为1代表负数,后面三个比特011是数值大小3),而不是1101b (4比特带符号整数)。

图1. T1脉冲分段控制

注: 在E1模式中,没有使用寄存器LITXAC、LITXAD和LITXAE。
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | ADDP7 | ADDP6 | ADDP5 | ADDP4 | ADDP3 | ADDP2 | ADDP1 | ADDP0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
表1. 地址指针分区选择
| ADDP @ 1Fh ADDP7 to ADDP0 (Hex) |
LIU 1-8 Bank Name |
| 00 | Primary bank |
| AA | Secondary bank |
| 01 | Individual LIU bank |
| 02 | BERT bank |
| 03 | Reserved |
| 04 | LIU1 test bank |
| 05 | LIU2 test bank |
| 06 | LIU3 test bank |
| 07 | LIU4 test bank |
| 08 | LIU5 test bank |
| 09 | LIU6 test bank |
| 0A | LIU7 test bank |
| 0B | LIU8 test bank |
| ADDP @ 3Fh ADDP7 to ADDP0 (Hex) |
LIU 9-16 Bank Name |
| 00 | Primary bank |
| AA | Secondary bank |
| 01 | Individual LIU bank |
| 02 | BERT bank |
| 03 | Reserved |
| 04 | LIU9 test bank |
| 05 | LIU10 test bank |
| 06 | LIU11 test bank |
| 07 | LIU12 test bank |
| 08 | LIU13 test bank |
| 09 | LIU14 test bank |
| 0A | LIU15 test bank |
| 0B | LIU16 test bank |
| Addr | Abbr | Description |
| 00 | L1TXLAA | LIU 1 Tx level adjust A (test register) |
| 01 | L1TXLAB | LIU 1 Tx level adjust B (test register) |
| 02 | L1TXLAC | LIU 1 Tx level adjust C (test register) |
| 03 | L1TXLAD | LIU 1 Tx level adjust D (test register) |
| 04 | L1TXLAE | LIU 1 Tx level adjust E (test register) |
寄存器名称:LTXLAA
寄存器说明:LIU Tx电平调整A (过冲电压)
寄存器地址:00H
读/写功能:R/W
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | WLA4 | WLA3 | WLA2 | WLA1 | WLA0 | CEA2 | CEA1 | CEA0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Bit 7 = 符号位("1"表示负)
Bit 6至3 = 数值(无符号)
- LSB步长为24mV
Bit 2至0: 时钟沿调整(CEA[2:0])。在±3 32x-clks范围内移动默认时钟沿。
<2> = 符号位("1"表示负)
<1:0> = 移动时钟沿32x-clks的数量(无符号)
寄存器名称:LTXLAB
寄存器说明:LIU Tx电平调整B (平台电压)
寄存器地址:01H
读/写功能:R/W
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | WLA4 | WLA3 | WLA2 | WLA1 | WLA0 | CEA2 | CEA1 | CEA0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Bit 7 = 符号位("1"表示负)
Bit 6至3 = 数值(无符号)- LSB步长为24mV
Bit 2至0: 时钟沿调整(CEA[2:0])。在±3 32x-clks范围内移动默认时钟沿。
<2> = 符号位("1"表示负)
<1:0> =移动时钟沿32x-clks的数量(无符号)
寄存器名称:LITXLAC
寄存器说明:LIU Tx电平调整C (下冲电压#1)
寄存器地址:02H
读/写功能:R/W
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | WLA4 | WLA3 | WLA2 | WLA1 | WLA0 | CEA2 | CEA1 | CEA0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Bit 7 = 符号位("1"表示负)
Bit 6至3 = 数值(无符号)
- LSB步长为24mV
Bit 2至0: 时钟沿调整(CEA[2:0])。在±3 32x-clks范围内移动默认时钟沿。
<2> = 符号位("1"表示负)
<1:0> = 移动时钟沿32x-clks的数量(无符号)
寄存器名称:LITXLAD
寄存器说明:LIU Tx电平调整D (下冲电压#2)
寄存器地址:03H
读/写功能:R/W
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | WLA4 | WLA3 | WLA2 | WLA1 | WLA0 | CEA2 | CEA1 | CEA0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Bit 7 = 符号位("1"为负)
Bit 6至3 = 数值大小(无符号)- LSB步长为24mV
Bit 2至0: 时钟沿调整(CEA[2:0])。在±3 32x-clks范围内移动默认时钟沿。
<2> = 符号位("1"表示负)
<1:0> = 移动时钟沿32x-clks的数量(无符号)
寄存器名称:LITXLAE
寄存器说明:LIU Tx电平调整E (下冲电压#3)
寄存器地址:04H
读/写功能:R/W
| Bit # | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| Name | WLA4 | WLA3 | WLA2 | WLA1 | WLA0 | CEA2 | CEA1 | CEA0 |
| Default | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Bit 7 = 符号位("1"表示负)
Bit 6至4 = 数值(无符号)
- LSB步长为24mV
Bit 3至0: DAC增益调整(DAC[3:0])。
以下设置修改DAC增益。
0000 - 正常DAC增益(默认)
0001 - DAC增益+2.6%
0010 - DAC增益+5.3%
0011 - DAC增益+8%
0100 - DAC增益+11.1%
0101 - DAC增益+14.2%
0110 - DAC增益+17.7%
0111 - DAC增益+21.3%
1000 - DAC增益-2.2%
1001 - DAC增益-4.88%
1010 - DAC增益-7.11%
1011 - DAC增益-8.88%
1100 - DAC增益-11.11%
1101 - DAC增益-12%
1110 - DAC增益-15.1%
1111 - DAC增益-16.4%

图3. 正常工作时的T1.

图4. 正常工作时的120 E1.

图5. 正常工作时的75 E1.
