全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 接口/总线/驱动 >

核芯互联推出全新20路LP-HCSL差分时钟缓冲器CLB2

时间:2023-06-08 15:30

人气:

作者:admin

标签: PCIe Gen3  PCIe 

导读:核芯互联推出全新20路LP-HCSL差分时钟缓冲器CLB2000-高性能的时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分...

高性能的时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分时钟缓冲器CLB2000,其业界领先的附加抖动性能远超PCIe Gen 5和PCIe Gen 6的标准。

9e8f8c4a-0547-11ee-8a94-dac502259ad0.jpg

9eb11338-0547-11ee-8a94-dac502259ad0.jpg

1简介

高性能的时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分时钟缓冲器CLB2000,其业界领先的附加抖动性能远超PCIe Gen 5和PCIe Gen 6的标准。

9edb5a76-0547-11ee-8a94-dac502259ad0.png

新推出的CLB2000符合最新的DB2000Q设计规范,可适用于下一代服务器、数据中心、存储设备及其他PCIe应用,且同时满足PCIe Gen1/2/3/4/5/6的规格

2典型性能

输出时钟偏斜:<50ps;

输出延迟:<3ns;

附加抖动DB2000QL:< 8fs;

附加抖动PCIe Gen 4:< 10fs;

附加抖动PCIe Gen 5:< 5fs;

附加抖动PCIe Gen 6:< 3fs;

符合英特尔DB2000QL规范;

3.3V电源供电

20路LP-HCSL输出;

支持I2C/SMSBus控制接口

100M输出波形

9efc6fae-0547-11ee-8a94-dac502259ad0.png

100M输入Jitter

9f43f5f4-0547-11ee-8a94-dac502259ad0.png

100M输出Jitter

9f84c6e2-0547-11ee-8a94-dac502259ad0.png

3管脚定义

9fa838f2-0547-11ee-8a94-dac502259ad0.png

4送样

CLB2000已经开放送样,请广大客户联系对口销售。

9fc4acd0-0547-11ee-8a94-dac502259ad0.png

 

编辑:黄飞

 

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信