全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 接口/总线/驱动 >

基于PCI接口的IP验证平台

时间:2012-01-17 14:02

人气:

作者:admin

标签: IP  PCI接口 

导读:基于PCI接口的IP验证平台-IP核验证平台采用6层板PCB设计,使用独立的外部时钟同步芯片,可以为PCI及其它接口提供稳定的零延迟时钟系统电路,满足PCI总线的时钟要求,使验证平台高速...

 

  该IP核验证平台采用ALTERA Cyclone系列FPGA,型号为EP1C12Q240C8,提供超过30万门系统资源和240k bit的内部高速FIFO, 以及内部两个高速PLL,可以合成10M到200M的系统核心时钟, 还提供36对高速LVDS差分接口,大规模应用经过QUARTUS设计工具优化后可以达到超过100MHz的系统工作频率,满足绝大多数用户的应用,性价比很高。

  IP核验证平台采用6层板PCB设计,使用独立的外部时钟同步芯片,可以为PCI及其它接口提供稳定的零延迟时钟系统电路,满足PCI总线的时钟要求,使验证平台高速,稳定,可靠的工作。

  

S1500硬件验证板照片

 

  S1500硬件验证板照片

  以下为IP核验证平台提供的IP核的详细说明:

  功能0 PCI 桥设备

  完全VHDL、VERILOG源代码设计提供,无时间限制;

  支持PCI总线桥规范1.1协议;

  支持PCI总线规范2.3协议;

  即插即用,无需驱动,标准PCI桥功能;

  支持PCI配置方式0,配置方式1;

  支持PCI配置空间,IO空间,内存空间访问;

  支持PCI VGA设备和ISA桥功能;

  支持PCI中断和4个BUSMASTER(DMA)设备;

  支持PCI 延迟传送,RETRY重入功能;

  内部PCI读写FIFO各为512字节,4个PCI读写请求队列;

  内部集成旋转优先级仲裁结构,公平的PCI主设备优先级设置;

  PCI突发方式,133M字节/秒数据峰值传送;

  功能1,2 16C950高速串口IP核设计

  完全VHDL源代码设计,标准接口模块化设计,可以移植到非

 

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信