全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 模拟技术 >

解读ADC采样芯片(EV10AQ190A)的工作模式(四通道

时间:2023-02-23 11:04

人气:

作者:admin

标签: 采样芯片  时钟  芯片  adc 

导读:由上图可知,四通道模式有4个输入端口,我们分别称其为A端口,B端口,C端口,与D端口,四个端口分别对应四个通道,也就是说四个输入端口中每个端口分别对应一个ADC采样通道,例如...

昨天即上篇博文讲了EV10AQ190A这种ADC芯片的工作模式:双通道模式

我十分重视这些内容,因为这是我认识硬件工作模式的起点,当然这也只是理论上的内容,实际采样过程中也6许会遇到这样那样的问题,那就需要自己慢慢探索了,理想与工程还是会有一定的差距的!

这篇博文主要讲四通道模式:

这种模式的框架或者组态(configuration)(我真的不知道这个单词如何用中文准确的翻译处理,我总感觉应该是原理框图),算了以后就叫做组态吧,强行翻译。

a709f514-b320-11ed-bfe3-dac502259ad0.png

由上图可知,四通道模式有4个输入端口,我们分别称其为A端口,B端口,C端口,与D端口,四个端口分别对应四个通道,也就是说四个输入端口中每个端口分别对应一个ADC采样通道,例如当模拟输入从A端口输入时,就有ADC A进行采样。

从上图我们还可以得知,外部2.5GHz的时钟为该ADC芯片提供时钟源,进入内部时钟电路(Clock Circuit),内部时钟电路相当于一个二分频的作用,产生1.25GHz的时钟信号分别输入四个通道,为其提供时钟信号。

每个通道都是一个ADC核,所以说这个ADC有四个核,(有关这里的时钟关系等我单独一篇博文研究吧!)。

每一个ADC核采样速率都是1.25Gsps,也就是说每秒采样1.25G个点!

下面看看其时序图:

a71a26f0-b320-11ed-bfe3-dac502259ad0.png

四通道模式的时序图可以说很简洁了。

模拟输入XAI与基准时钟CLK:

a725b8da-b320-11ed-bfe3-dac502259ad0.png

这个时钟频率最大为2.5GHz;

CLK时钟二分频得到ADC内部采样时钟:

a737e848-b320-11ed-bfe3-dac502259ad0.png

频率为CLK的一半,最大为1.25GHz;

基准时钟CLK四分频得到采样数据同步时钟:

a7467f16-b320-11ed-bfe3-dac502259ad0.png

这个时钟频率就更低了,为基准时钟CLK的1/4;

内部采样时钟的上升沿到达时,开始采样,分别为N,N+1,...

a75c145c-b320-11ed-bfe3-dac502259ad0.png

每一个核(每一个通道)每秒采样1.25G个数据点;

同样该模式也采样了流水线结构,ADC的任一个通道采样得到数据后,这时数据的同步也就开始了,关于ADC怎么知道什么时候同步的问题,我想暂且就认为采样得到数据后,内部发出一个信号,这个信号通知ADC该同步了。

最后贴出部分代码,此代码讲了写此程序的部分思路,好多东西需要自己往里面填写,例如adc单通道模式采样模块肯定要用一个IP核产生采样数据,还有时钟产生模块等,这里仅仅为了理解上述同步过程而简写的几行代码!

a76c612c-b320-11ed-bfe3-dac502259ad0.png

审核编辑 :李倩

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信