全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 接口/总线/驱动 >

DS75 2-Wire通信SDA保持时间澄清

时间:2023-03-31 11:12

人气:

作者:admin

标签: I2C  总线  start 

导读:本应用说明详细说明了DS75通信时序与I2C规范之间的差异。在I2C下,SCL和SDA线被允许同时转换,因为SDA被从设备内部延迟至少300ns。DS75相对于SCL不延迟SDA信号,因此总线主控器必须将SDA保...

DS75的2线制时序规格不同于I2C。本申请说明详细说明了差异。SDA不是由DS75内部持有的。总线主控器的责任是保持SDA直到SCL的下降沿完成。

介绍

本应用说明详细说明了DS75通信时序与I2C规范之间的差异。在I2C下,SCL和SDA线被允许同时转换,因为SDA被从设备内部延迟至少300ns。DS75相对于SCL不延迟SDA信号,因此总线主控器必须将SDA保持在适当的逻辑状态,直到SCL完全转换到逻辑低,以防止START或STOP操作的错误生成。。

适当的时机

DS75的SDA线路相对于SCL没有内部延迟。由于这个原因,SDA逻辑电平必须保持在DS75外部,直到SCL在写入数据时转换到逻辑低;否则可以替代地识别开始或停止条件。在2线总线上写入逻辑“1”时,在SDA转换到低于保证逻辑高阈值VIH(0.7 x VDD最小值)之前,SCL必须达到保证逻辑低阈值VIL(0.3 x VDD最大值)。当写入逻辑“0”时,SCL必须在SDA转换到VIL之上之前达到VIL。生成START条件时,SDA必须在SCL转换到VIH以下之前达到VIL。生成STOP条件时,SDA必须在SCL转换到VIH以下之前达到VIH。VIL和VIH水平都在每个设备上进行了生产测试。这保证了在包括器件制造公差在内的整个电压和温度范围内使用该定时的正确操作。

pYYBAGQmT4WAes4OAAAYuzlh9wg925.gif

图1.

poYBAGQmT4aARuK5AAAZOwK3V6E585.gif

图2.

总结

DS75时序和I2C规格之间存在差异。相对于SCL,DS75不会在内部延迟SDA。因此,系统主机需要在SCL的下降沿期间保持SDA,以防止逻辑“1”被解释为START条件,以及逻辑“0”被解释为由STOP条件。

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信